PCB Layer Strategy - PCB叠层策略

[复制链接]
查看5920 | 回复0 | 2022-1-28 15:20:57 | 显示全部楼层 |阅读模式

马上注册,结交更多电磁兼容工程师,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册会员

×
4-Layer PCB - 4层PCB示例
  • – Layer 1 component plus signal side (short traces)
  • – Layer 2 ground plane
  • – Layer 3 power plane
  • – Layer 4 signal
注意: 强烈建议用于所有高速以太网 LAN 设计和满足大多数 EMC、EMI 和 EFT 要求的最低要求。

6-Layer PCB - 6层PCB示例
  • – Layer 1 component plus signal side (short traces)
  • – Layer 2 ground plane
  • – Layer 3 signal
  • – Layer 4 signal
  • – Layer 5 power plane
  • – Layer 6 signal
注意: 4 层或 6 层 PCB 上的第 1 层被认为是关键布线和组件的主要层,因为其正下方是实心数字接地层,并且第 1 层也不需要过孔来连接位于第 1 层的组件。

  • 所有 PCB 走线(尤其是高速和关键信号走线)都应在第 1 层上布线,紧邻实心、连续的接地层。 这些走线必须有一个连续的参考平面为他们的整个旅行长度。 这将改善 EMC 性能和信号完整性问题。
  • 需要实施与数字接地层分开的以太网机箱接地层。
  • 避免在 PCB 设计和系统设计中产生接地回路。 为促进布线并最大限度地减少信号串扰问题,多层设计中的相邻层应正交布线。


曾工致力于电子电器产品的检测、整改、认证服务!

更多咨询可以联系曾工,电话:139 2899 3907(微信同号) 邮箱:xiangwei.zeng@gmail.com
您需要登录后才可以回帖 登录 | 注册会员

本版积分规则