RK3588 有可能会产生 592MHz 965MHz的频率吗

[复制链接]
查看406 | 回复3 | 2024-9-15 01:20:15 | 显示全部楼层 |阅读模式

马上注册,结交更多电磁兼容工程师,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册会员

×
RK3588 是瑞芯微电子(Rockchip)推出的一款高性能多媒体处理器,通常用于人工智能、边缘计算和高端智能设备等场景。

RK3588

RK3588

RK3588 有可能产生 592 MHz 和 965 MHz 这样的频率,这主要依赖于其内部的时钟管理和倍频/分频电路。通过内部的 相位锁定环路 (PLL),RK3588 能生成广泛的时钟频率,以满足不同子系统和外设的需求。

RK3588 Block Diagram.jpg

RK3588 Block Diagram.jpg

可能产生这些频率的场景:
时钟倍频/分频生成的频率:
RK3588 内部使用 24 MHz 基频,并通过复杂的倍频和分频机制来生成不同子系统的时钟。例如,GPU、DSP、VPU、内存控制器等模块可能工作在多个不同频率上。虽然 592 MHz 和 965 MHz 并不是标准的时钟频率,它们可以通过合适的倍频系数生成:
  • 592 MHz:可以通过倍频系数为 24.67 倍(24 MHz x 24.67 = 592 MHz)生成。
  • 965 MHz:可以通过倍频系数为 40.21 倍(24 MHz x 40.21 = 965 MHz)生成。

GPU 或协处理器频率调控:
  • RK3588 的 GPU 最高支持 1 GHz(1000 MHz),某些负载下可能在较低频率下工作。调节频率时,可能会产生如 592 MHz 或 965 MHz 这样临近标准倍频值的频率。

IPI DSI/CSI 或其他高速接口:
  • RK3588 支持 MIPI DSI、CSI 接口,这些接口可能会使用数百 MHz 到几 GHz 的时钟信号。对于高速数据传输,MIPI 的时钟可以动态调整,而 592 MHz 或 965 MHz 都可能出现在这些通信接口的时钟配置中。

DDR 内存控制器:
  • RK3588 支持 LPDDR4/LPDDR5 内存,这些内存模块的工作频率需要时钟信号驱动。虽然内存时钟频率通常在 800 MHz 以上,但在节能模式下,内存控制器可以采用较低频率运行,比如 592 MHz 或接近 965 MHz 的频率。

总结:
虽然 592 MHz 和 965 MHz 并非 RK3588 的常规频率,但通过倍频和分频技术,RK3588 确实有可能在某些场景下产生这两个频率,尤其是在动态调频的过程中,用于外设或内部模块的时钟生成。

Rockchip_RK3588_Datasheet_V1.6-20231016
游客,如果您要查看本帖隐藏内容请回复
电磁兼容网 - 电磁兼容定制方案 www.emc.wiki - 欢迎您的技术讨论!
286 | 2024-9-15 01:32:20 | 显示全部楼层
RK3588 的 基频(通常指处理器的基本时钟频率)是 24 MHz。这个频率用于为内部子系统提供时钟源,例如 CPU、总线控制器和外设时钟,而 CPU 和其他子系统会根据需要将这个基频进行倍频,以达到各自所需的运行频率。

因此,CPU 等核心部分的运行频率(如 Cortex-A76 的 2.4 GHz 和 Cortex-A55 的 1.8 GHz)都是基于这个 24 MHz 的基频倍频得到的。
电磁兼容网 - 电磁兼容定制方案 www.emc.wiki - 欢迎您的技术讨论!
286 | 2024-9-15 01:35:57 | 显示全部楼层
286 发表于 2024-9-15 01:32
RK3588 的 基频(通常指处理器的基本时钟频率)是 24 MHz。这个频率用于为内部子系统提供时钟源,例如 CPU ...

RK3588 的内部时钟系统通过复杂的倍频和分频电路生成不同模块所需的频率。基频 24 MHz 经过倍频和分频后,可以提供给不同子系统和外设所需的频率。以下是一些常见子系统和外设的频率,如何从基频 24 MHz 获得它们的频率:

1. CPU 部分
Cortex-A76:最大 2.4 GHz
倍频系数约为 100 倍(24 MHz x 100 = 2.4 GHz)
Cortex-A55:最大 1.8 GHz
倍频系数约为 75 倍(24 MHz x 75 = 1.8 GHz)

2. GPU 部分
RK3588 集成了 ARM Mali-G610 MP4 GPU,其运行频率最高可达 1 GHz。
倍频系数约为 41.67 倍(24 MHz x 41.67 = 1 GHz)

3. 内存控制器
LPDDR5:最高支持 5200 MHz 数据速率
内部倍频系数用于达到支持的内存频率。以 5200 MHz 内存速率为例,实际时钟频率为 1300 MHz(DDR 技术的 2 倍数据速率),倍频系数为 54.17 倍(24 MHz x 54.17 ≈ 1300 MHz)。

4. PCIe 接口
PCIe 3.0 x4:8 GT/s 传输速率
通常通过倍频器生成合适的高速总线时钟,如 125 MHz 或 250 MHz,倍频系数为 10.42 倍(24 MHz x 10.42 ≈ 250 MHz)。

5. USB 接口
USB 3.1 Gen 1:5 Gbps
需要一个精确的 125 MHz 时钟,倍频系数为 5.21 倍(24 MHz x 5.21 ≈ 125 MHz)。

6. 以太网接口
千兆以太网:1 Gbps
需要 125 MHz 的参考时钟,倍频系数为 5.21 倍(24 MHz x 5.21 ≈ 125 MHz)。
10GbE(可选):10 Gbps
参考时钟通常为 156.25 MHz,倍频系数约为 6.51 倍(24 MHz x 6.51 ≈ 156.25 MHz)。

7. MIPI DSI/CSI 总线
MIPI DSI/CSI:每通道最高 2.5 Gbps
所需时钟通常在 500 MHz 左右,倍频系数约为 20.83 倍(24 MHz x 20.83 ≈ 500 MHz)。

8. I2C、SPI、UART 等外围接口
I2C:100 KHz、400 KHz、1 MHz
分频系数为 240 倍(24 MHz ÷ 240 = 100 KHz)到 24 倍(24 MHz ÷ 24 = 1 MHz)。

SPI:最大速率 50 MHz
倍频系数为 2.08 倍(24 MHz x 2.08 ≈ 50 MHz)。

UART:最大速率 4 Mbps
分频系数为 6 倍(24 MHz ÷ 6 = 4 Mbps)。

这些频率通过倍频/分频的方式从 24 MHz 基频得到。RK3588 内部有专门的时钟管理单元 (Clock Management Unit, CMU) 来分配这些倍频/分频时钟给不同的子系统,保证它们各自的性能和能效需求。
电磁兼容网 - 电磁兼容定制方案 www.emc.wiki - 欢迎您的技术讨论!
weiwei | 2024-9-15 16:14:21 | 显示全部楼层
看看,学习一下
电磁兼容网 - 电磁兼容定制方案 www.emc.wiki - 欢迎您的技术讨论!
您需要登录后才可以回帖 登录 | 注册会员

本版积分规则

286

224

主题

131

回帖

1001

积分

金牌会员

积分
1001

突出贡献优秀版主荣誉管理论坛元老热心会员