Spread Spectrum Clocking - EMC扩频技术 基于锁相环(PLL)的时钟和可编程分频器随处可见,并使用PLL产生更高的频率和可编程分频器产生较低的频率,甚至有一些时钟芯片可以根据输入时钟产生几乎任何频率。电路板上有小型发射器,因为时钟边沿相当快,它们会产生大量谐波,主要是奇数谐波,例如3倍频、5倍频、7倍频等。如果您附近有任何敏感的模拟电路或在PCB上,则可能会出现问题。您也可能无法通过电磁兼容性测试。减少数字时钟引起的干扰的一种方法是使用扩频时钟技术。这涉及到生成一个在中心期望频率周围略微变化的时钟。曾工提供扩频技术,如果没有内部MCU或者固件支持进行扩频技术,那么可以找曾工提供外围硬件进行强制扩频技术,联系曾工 139 2899 3907(微信同号)。 Spread Spectrum Clocking - EMC扩频技术.pdf |